|
P**********c 发帖数: 3417 | 2 工作还是好找的,做这个的本来也不多,还有很多人毕业了之后不想继续做下去的,现
在几个CAD公司都很难招到人。
起薪还可以,但是以后跳槽地方少,所以薪水涨的很慢,没有很promising的startup.
bonus和股票都不怎么行,比不上Intel, Xilinx, qualcomm这些比较赚钱的芯片公司。
跳到google/facebook的毕竟是少数,需要复习挺长时间。System design这块比较
难复习。我认识的转到互联网公司的都是复习了一段时间的,没见过看一个星期就去
裸面的。
CAD主要是在Linux上写C/C++, 有一些面向对象的东西,但是不是主要的。CAD公司大都
很老了,所以新人做architecture层面的东西很少,不象互联网司经常有机会做一个小
系统,虽然小但是它有它自己完整的architecture。CAD也不存在google/facebook的海
量数据问题。CAD是desktop software, 基本没有用户交互,写一个script run两天那种,
它虽然也处理一些数据,但是基本没有distributed的思想, 不象互联网公司主要看重
sca... 阅读全帖 |
|
i******y 发帖数: 48 | 3 FPGA/ASIC Design Engineer
Location: Southern California, CA
The FPGA/ASIC Design Engineer is responsible for the design of control, and
manufacturing chip systems utilizing advance high density FPGA products and
transition to ASIC/SoC design. This includes all areas of digital design of
FPGA/ASIC development including chip architecture, RTL, implementation, RTL
synthesis, validation, and lab bring-up and characterization. The Engineer
works with advanced development teams on developing next gen... 阅读全帖 |
|
d*******e 发帖数: 263 | 4 你说的走线及测试那是需要很多经验。但是如果公司决定选用不同的芯片组,比如以前
用的INTEL的芯片,现在换成的Xilinx FPGA,你以前弄的那些intel知识全部清零。
如果只是做个简单的小电路,就完全用不上什么测试。基本上版子元件放开一点点就行
了,经验积累在这更没用了。能设计简单小电路估计赚钱也不会多。真的钱多的就是普
通人搞不定的功能电路。我见过EE的头被解雇的例子,替人公司出力很多年,后来没搞
定一个版子,就被无情踢走。所以在公司混,再风光也要想好后路。 |
|
|
b********E 发帖数: 121 | 6 嗯~ 我在看~ 谢啦~
CS只是个专业嘛,和将来做什么没什么关系~ 这个话题太大了,真讨论的话会有好多个
人观点,可能不准~ 现在软硬件混合设计挺热的啊~ 国内好多朋友在做移动互联网,无
线点餐,农业自动化, 智能停车场等等~ 所以我隐约觉得,硬件要开始复苏了,但不
是通用硬件,是这种针对第三个行业的个性化硬件要开始复苏。 包括国内仪器市场也
在增长。 这些领域看起来都是比较特别的硬件+软件的格局吧。 工作量可能是硬件20%
+软件80%。 不过硬件是必不可少的~
我见到的这些公司可能本身属于startup这种级别的多一些吧, 要求设计人员同时能做
很多领域的工作,很常见~ 大公司也很支持这种开发模式吧,xilinx Zynq系列SOC,
Altera的OpenCL框架,也在为软件开发人员进入软硬件混合设计创造条件: http://www.altera.com/products/software/opencl/opencl-index.html
Are You a Software Developer? How Can You Benefit from OpenCL on FPGAs?... 阅读全帖 |
|
b***i 发帖数: 3043 | 7 这样看就不难了。
Matlab把数据存文件里面,然后写一个C语言程序,C#程序,用串行通讯发给FPGA。从
来没写过FPGA的应该可以两个星期搞定串行通讯。这是最简单的FPGA设计。
然后,我去年买的Xilinx的就有600MHz的,连内部ARM都是600MHz的,而且最高主频是
800MHz的。你把Matlab发生随机数的程序写出来,说不定我们几分钟就把FPGA直接搞定
,不用串行通讯了。
还有很多种的串并转换的,各种做法,但是基本上,FPGA直接作是没有问题的。电压多
少呢?你需要LVDS还是CML就可以?是否需要这些driver?
data |
|
RR 发帖数: 561 | 8 你这个ramdom序列长么?不太长的话直接编进FPGA就行了。找个高端的Xilinx
Virtex-6 VIrtex-7 , 很容易实现的。你这个控制的难度在于bit和bit之间的同步如
何精调,FPGA的IO jitter performance是不是符合你的要求
chip |
|
|
c****o 发帖数: 49 | 10
【 以下文字转载自 JobHunting 讨论区 】发信人: momoxinduo (馍馍), 信区:
JobHunting标 |
|
s*****t 发帖数: 987 | 11
ISE是xilinx的FPGA软件么? 我觉得不能看出来
FPGA是已经layout好的东西 |
|
r****r 发帖数: 1693 | 12 "验证"在这里特指什么?以前在上海小design house工作时,写verilog实现算法,
跑NCVerilog仿真,上Xilinx综合优化FPGA测试,DC综合,TeraMax加测试扫描链,然后
再综合跑PrimeTime静态时序验证,最后上网表文件动态时序验证,加Pad,做FloorPlan
规划给后端版图工程师,啥都做啊。在美国"测试"具体指哪一步骤? |
|
r*******2 发帖数: 104 | 13 现在在一个startup的EDA公司做C++编程和behavior modeling,就是各种Verilog/
VerilogA model~本身有一个ECE的PhD和CS的master,很想去业界几大知名EDA公司(其
实也就是Synopsys/Cadence/Xilinx/Mentor数的过来的几家)做码工或者R&D,不知道
版上有没有前辈能帮忙refer一下的,谢谢大家了~~ |
|
a*****1 发帖数: 80 | 14 前辈好,本人女生,五月毕业的EEMS Boston University,方向是Hardware IC,在学
校做过15个月的RA,一个Readout IC测试,设计过一个4层测试PCB(100MHz),Xilinx
FPGA编程,dynamic/ functional test. 动手能力很强。RF课上还做过一个1GHz AM
receiver(2层PCB),主要修课的都是Circuit 方向:Analog /Mixed Signal IC design(
ADC/OPMAP/PLL), ASIC design, Digital circuit design, Embedded System design
. semiconductor fabrication也学过,还在cleanroom呆过一学期,反正从Board
level 到Transistor physics Level都学过。
毕业的时候RA那项目给拖得毕业了才找工作。现在做System Test Engineer ,1 yr
contract position还在麻省,上周五公司突然裁掉了两个别组的contractor... 阅读全帖 |
|
a*****1 发帖数: 80 | 15 前辈好,本人女生,五月毕业的EEMS Boston University,方向是Hardware IC,在学
校做过15个月的RA,一个Readout IC测试,设计过一个4层测试PCB(100MHz),Xilinx
FPGA编程,dynamic/ functional test. 动手能力很强。RF课上还做过一个1GHz AM
receiver(2层PCB),主要修课的都是Circuit 方向:Analog /Mixed Signal IC design(
ADC/OPMAP/PLL), ASIC design, Digital circuit design, Embedded System design
. semiconductor fabrication也学过,还在cleanroom呆过一学期,反正从Board
level 到Transistor physics Level都学过。
毕业的时候RA那项目给拖得毕业了才找工作。现在做System Test Engineer ,1 yr
contract position还在麻省,上周五公司突然裁掉了两个别组的contractor... 阅读全帖 |
|
e***y 发帖数: 4307 | 16 靠。又少了个收留ee的地方
话说这个对intel来说算是个好事。剩下的xilinx也会被收购吗?拭目以待 |
|
f*********9 发帖数: 5 | 17 本人EE-VLSI master。主要想找Asic Design, Design Verification, Physical
Design.最近不知道是market不好,还是我简历有很大问题,投出去的简历没有任何回
应。求高
人指点,非常感谢。
简历如下:
============================================================================
=========
TECHNICAL SKILLS
Programming Language: Verilog, VHDL, SystemVerilog, C, C++, Perl
Applications: Design Compiler, PrimeTime, Encounter, NCSim, Virtuoso,
Modelsim
WORKING EXPERIENCE ... 阅读全帖 |
|
s*********r 发帖数: 265 | 18 消息公布后MXIM的股价涨了4.6%,还能再入吗 ? |
|
W***n 发帖数: 11530 | 19 You have a bright future, just gain some experience and return home to kick
off a long lasting rewarding career.
Here are a list of semi companies involved in mixed-sginal IC:
ACCO Semiconductor, Inc. Actions Semiconductor Co., Ltd. Adapteva, Inc.
Advanced Micro Devices, Inc. (AMD) Aeroflex Colorado Springs Altera
Corporation
Ambarella, Inc. Ambiq Micro Inc. AMIMON Ltd.
ams AG Analog Devices, Inc. (ADI) Analogix Semiconductor, Inc.
Apexone Microelectronics Applied Micro Circuits Corporation (App... 阅读全帖 |
|
T**i 发帖数: 203 | 20 請問Xilinx FPGA的LUT可以實現指定數值的delay麼,比如說5ns,5.5ns,6ns,6.5ns
,7ns這樣的delay值? |
|
j*****r 发帖数: 16 | 21 【 以下文字转载自 JobHunting 讨论区 】
发信人: jobsker (jobseeker), 信区: JobHunting
标 题: 怎么判断公司好坏和跳槽方向?
发信站: BBS 未名空间站 (Sun Nov 15 20:42:26 2015, 美东)
闲来无事,把马工硅工常见公司用人均市值算了算(Mkt cap/# of employees)。员工
人数来自维基,Mkt cap来自当前市值。没算UAP这类没上市的。好像只有亚麻不准,因
为员工22万有可能把物流算进来了。
两个问题:
a) 这种算法准吗?趋势看,马工比硅工确实强很多。不过硅工内比较,顶级硅工公司
Intel也不咋地啊。拿到Intel和Sandisk offer,没人选择后者吧。是不是哪里算错鸟
? MS人均市值挺高的呀,为毛大家都bs去那里呢?
b) 排名高低与工资水平直接挂钩么?换句话问,跳槽有往低处跳的吗?
为毛FPGA公司人均市值那么高,EDA那么低?相差6倍呢?员工薪水能差6倍吗?
员工数 市值 人均市值
9687 1.57B 0.162M (AMD)
50000 23.... 阅读全帖 |
|
|
|
d****d 发帖数: 34 | 24 多谢楼主,华人就需要这样的热心人。
可惜现在公司已经启动绿卡了,跳过去还要等一年,唉,身份真是个郁闷的事情
above |
|
|
|
g*********e 发帖数: 14401 | 27 薪水挺不错,绿卡一年给办。平时有一点rsu ,级别中高的年年有点refresh,而且波
纳斯比例上升不少,波那斯基本都是target的120%~180%发.
espp还可以,也有点401 match.
工作节奏也轻松 |
|
|
|
r***0 发帖数: 406 | 30 楼里还有个大鱼池,养了好多大锦鲤。挺有意境的。 |
|
|
发帖数: 1 | 32 您好 我是即将在五月份毕业的vlsi专业的学生,毕业后希望从事 Digital/ASIC/CPU/
Logic/Memory Design方面的工作,非常希望您能够推荐我,让我获得一个面试的机会。
非常感谢! |
|
发帖数: 1 | 33 请问如何获得您的联系方式,让我能够给您发送简历呢? |
|
|
|
|
|
|
|
|
|
|
|
m******o 发帖数: 92 | 44 请问你办的是eb2吗?启动一年之后就可以跳槽? |
|
|
s****t 发帖数: 1049 | 46 新闻说球康可能买nxp或者xilinx
球康半年前还自身难保 这么快又蠢蠢欲动了?
还是像avago一样放个烟幕弹 实际想买的是Nvidia |
|
h******e 发帖数: 666 | 47 有新消息说intel,brcm 和三星也想趟浑水,不知qcom最后能不能搞定
如果这个搞不定是不是要把xilinx收了? |
|
h******e 发帖数: 666 | 48 有新消息说intel,brcm 和三星也想趟浑水,不知qcom最后能不能搞定
如果这个搞不定是不是要把xilinx收了? |
|
m**a 发帖数: 1840 | 49 朋友大作,发在知乎。欢迎点赞和转发。
https://www.zhihu.com/question/52732376
美国当地时间11月17日凌晨0点45分,在刚刚结束的3GPP RAN1 87次会议的5G信道编码
方案讨论中,经过艰苦卓绝的努力和万分残酷的竞争,以中国华为公司主推的Polar
Code(极化码)方案,成为5G控制信道eMBB场景编码方案。
编者按
“华为极化码事件”内幕:
极化码获得的并非之前大肆炒作的“短码”。
极化码打败的对手并不是LDPC,而是在控制信道上取代4G现有技术TBCC。
若非极化码最终靠非技术手腕挤进控制信道,华为投资几十亿的5G“三神器”在5G NR
第一阶段业已全部打水漂。
整个5G信道编码又经历一番怎样波澜壮阔的争斗,这背后又隐藏着多少暗流汹涌的阴谋
诡计。“为极解密” 为您最全方位的解析。
为极解密
作者:见南山
第一章 极之澄清
第一章 第一节 5G到底哪一部分码会考虑使用极化码?
第一章 第二节 极化码在长码上真的是几票惜败于LDPC么?
第一章 第三节 5G NR 极化码到底打败了谁?
第二章 极化之源
第二章 第一节 前5G -- 毫... 阅读全帖 |
|
l*******8 发帖数: 44 | 50 这个公司迟早被收,可是11bn能出得起的只有国人吧目前
公司股票已经机构持有99%了,这暗示着这个公司进入了收购状态,
my concern is if the stock price will fall 感觉99%不会,有没有知道的说说
高管套现不少,以色列人,vincent tong(国人?)。。。。 |
|