l*********o 发帖数: 736 | 1 baidu开始自己做data center底层 开始招做fpga的 |
|
f****y 发帖数: 243 | 2 再给你说个路子吧。。。可能你得转行。。。去HFT做FPGA。。。为什么我不多说,你
去投投看吧。。。 |
|
e***y 发帖数: 4307 | 3 我一个在大hft工作多年的朋友准备转Data science了,不过他不是FPGA的 |
|
发帖数: 1 | 4 感谢firmly,eeguy,apprentice00 的建议和plff 同学的内幕,思路一下宽了不少。
fpga做accelerator确实属于较为敏感的嵌入式应用,方向对口的也就这几个,能用计
算机的都用GPU做加速了。 |
|
f****y 发帖数: 243 | 5 FPGA在HFT跟quant完全不一样。。。技术方向和skill set都不搭边
不过为啥要去做data science啊。。。quant pay的不好? |
|
o****g 发帖数: 81 | 6 现在组内需要FPGA Engineer。最好有通讯背景。有意向发简历到[email protected] |
|
c*****e 发帖数: 1 | 7 I have an EE master from a US university and worked as an ASIC/FPGA engineer
for years. I am a Canadian citizen. I do not need H1 visa to work in US. If
you have an opening or job leads, please send the info to kanata_cn@live.
com. Your help will be much appreciated. Thanks a lot! |
|
|
l********s 发帖数: 358 | 9 请问有没有人在Agate Logic这个中国人开的Start-up公司工作,或者有接触过这个
Start-up公司的?这个公司的Headquater好像在cupertino,有熟悉的来介绍下基本情
况吧!
我对这个start-up公司很感兴趣,因为我硕士做的就是FPGA CAD tool,不知道有没有
人可以帮忙推荐我,在国内Beijing或者Shanghai的工作机会也可以。 |
|
m*******2 发帖数: 293 | 10 看看fpga是不是禁运的 有些还是很严的
有些公司 为此付了很重的罚款 |
|
i***i 发帖数: 1632 | 11 文科女?
FPGA里面装了禁运的程序或装到禁运的系统里...就是禁运的 |
|
e***y 发帖数: 4307 | 12 不敢说是前辈。fpga其实挺有意思的,工作机会在ee里面还是不错的。如果想做这个,
最好也学习一下board level的东西可能会对找工作有帮助。 |
|
j****9 发帖数: 2295 | 13 我目前在休斯敦。刚拿到绿卡。
我目前就是嵌入式,简单的fpga,pcb。想挑战一下自己,换个工作。目前是在石油行
业。还是想去IT,半导体挑战性高的行业。
休斯敦本地好像只有IBM,HP做些硬件设计和验证类的东西。
Intel,Qualcomm,TI 等的机会一般是在Austin,dallas。我当然也希望有可能进。
有在招人或可以refer,或者想聊聊的,请联系我。
谢谢。 |
|
|
S******D 发帖数: 15 | 15 FPGA trading 都做些什么呀?需要什么方面的知识, 多谢 |
|
X***R 发帖数: 2410 | 16 有绿卡找这些工作轻松多了,不过大公司主要是做 product 维护,经营 business。
好奇 fpga 板子在石油行业是怎么用的,信号采集和控制系统? |
|
H***F 发帖数: 2501 | 17 【 以下文字转载自 SanFrancisco 讨论区 】
发信人: HighF (一灯), 信区: SanFrancisco
标 题: 回国行李箱带FPGA加大量导线会不会被当恐怖分子?
发信站: BBS 未名空间站 (Mon Jul 19 00:50:33 2010, 美东)
需要到香港做些试验。。带PCB版,导线,开发板等等 |
|
p******n 发帖数: 22 | 18 没有硬件知识,要开发FPGA应用程序,请牛人指点。 |
|
g**d 发帖数: 77 | 19 高人!
你的SIP400的例子,我还不太明白,suppose 1 port 就应该是1/2片 np,为什么密度
上不去哪?是技术上的原因,还是价格上的原因那?价格上,我只是瞎猜,1片np大概$
200-300,如果是大的vender,一块line card能卖几千,应该不是问题吧?
还有FPGA,不知道你熟不熟?
我想vendor在 flexibility and price 之间找平衡.
而且这也分高端和低端产品,不同的market会有不同的favorite.
我想象RBAK和CSCO的
珋=\quot;咝[赱怟
魕次盄帄5~u鈧gt;喂I[mvp
朎怪mW婺}/颣蜜语箑&e枬s羼Wi
綸D3梎肪<峎侚躴磔A4C鮢YWUjr*)f8y爪轸█ '彮叕宗撳迠╘蠽揪綹紎簷幗O鮑醴秐]揣翵偤齇.8糸`}M酊HuYC蹒戩AA稀5KIquot;揅鑪鎍㈣汪沸\~朢H祼倒6?狒鳝zkFW鴛魫燻jk@rkSN&.饼,陳0艞樯bl 6_v馮湋闽粞穼癉s*+BF.5疨猚+ㄉu`n\v$齨y垴6槦
*=iQZ鶅N摬廞簋蹝@燉賷p(
膟_.粛y鷽) |
|
P******e 发帖数: 1598 | 20 我俩月前刚上了FPGA的课,用的是Spartan 3E board做的project. 包括读button,
switch,blink LED, write LCD,和UART 输入输出
你需要的话把我的project拿去
push
button |
|
b********h 发帖数: 2451 | 21 由于业务发展,公司急需FPGA,DSP开发人才,有视频设备开发经验者为佳。
公司在南加,大洛杉矶地区。待遇详谈。
要求有身份,公司目前暂时不能办身份。在校学生如果要全职实习,可以考虑。
感兴趣者可以站内联系。
谢谢! |
|
x***y 发帖数: 830 | 22
感觉用个挺简单的counter就能实现。FPGA足够快就行了。 |
|
n****1 发帖数: 1136 | 23 听说高频交易里面有人用这个,因为对某些具体问题能极度优化。不知魏老是否玩过?
不妨和大伙说说?
我觉得这个可能是将来计算的一个方向, 就是代码直接编译成硬件运行。现在FPGA的
开发还是很繁琐, 这可能就像当年的汇编一样,等大家开始重视了,高级的工具与框
架也就来了。 |
|
g*********e 发帖数: 14401 | 24
这种极度需要硬件performance的场合不多,而且走不了volume。
硬件实现功能coding起来比软件难度大,verification也繁琐,上手不易。现在C->Hls
做出来的结果又比较耗cell资源,没啥优化。
fpga主要还是靠telecomm,defense, aerospace市场 b2b。其他小众的应用加起来不
到revenue的5%。走volume的应用(用户终端设备),功能要求比较简单,基本都找
asic。
据说以后在汽车上想搞智能camera. |
|
n*****t 发帖数: 22014 | 25 这个其实可以 hybrid 解决方案,一个系统中,某个部分使用频率极高,功能又不是很
复杂,在 FPGA 上做就很适合。
如何产业化当然是另一个问题了 。。。
Hls |
|
g*********e 发帖数: 14401 | 26
nsa的需求不是超大计算量,而是query大数据.query挺容易并行的。大部分企业也都是
query。再多的arithmetic unit都没啥用。
fpga主要还是算得快,bandwidth大,做科学计算比较好。 |
|
m******1 发帖数: 95 | 27 能不能展开说说?前几天还有猎头找我,问我愿不愿意去hedge fund做 FPGA |
|
n*****t 发帖数: 22014 | 28 要我就去,玩些你们不会的,彰显一下,哈哈
其实我觉得以后一部分 lib 都可以写到 FPGA 里了,或者 DB index/search/pattern
match 这类,想想多爽啊,regexp match 就是传 2 个指针给 IO 。。。。特别适合
big data |
|
a*****e 发帖数: 1700 | 29 你用过亿年书海?是我几年前做的小网站,见笑了。
另外,说到 Programmable Circuit,还有一个 http://www.greenarraychips.com 值得看看。是 Forth 的作者搞的。
FPGA 比起 ASIC 要低成本,但它的瓶颈还是很明显的。 |
|
m********5 发帖数: 17667 | 30 实际用过的人告诉你们,没有意义
等你FPGA debug完成, 人家CPU和集群又快了一圈了
何况现在还有GPU |
|
d****i 发帖数: 4809 | 31 赞魏老师详解,刚看到做FPGA的两大金刚Xilinx和Altera的增幅喜人,看来抛开传统势
力范围到金融界来忽悠是不行了。
channel |
|
s******u 发帖数: 501 | 32 还是要单独写verilog/vhdl,或者调用DSP模块。
不过altera最近有OpenCL的SDK,直接拿C来写,编译成FPGA程序 |
|
w***g 发帖数: 5958 | 33 现在DL模型有标准化的趋势. 可以搞个模型到FPGA的编译器, 应该不会太难.
填坑不是问题, 问题是这个东西怎么卖给华为/苹果/google/车厂. 关系不够硬
是不行滴.
self |
|
w*****r 发帖数: 197 | 34 这和基于FPGA和ASIC的solution是截然不同的两条技术路径。
Nvidia的瓶颈在于他们的构架是基于指令集的,所以发热量,功耗,成本方面很难跟基
于逻辑门的硬件实现比。 |
|
g****r 发帖数: 12 | 35 My project may need to use one of DSP/microcontroller/FPGA chip, and I
wonder if you can give me some comments:
The application is to sample two analog channels, do A/D conversion, then do
FFT to the sampled real time signals. Basically, the signal will be sampled
every 0.027 second, and FFT is needed for 512 samples. The optimal goal is,
to do FFT once every new sample point arrives, which means to do FFT every
0.027 second. But I guess that might be difficult, so we can actually do fft
after s |
|
o*******m 发帖数: 154 | 36 完全可以用FPGA啊,OPENCORE.ORG里面有几个sample project |
|
G**p 发帖数: 2549 | 37 请问FPGA做DSP运算当信号范围很大时,如何quantization比较好?还有如果scaling?
能不能推荐点资料?谢谢! |
|
t**********g 发帖数: 152 | 38 小弟现在做一个测电容的电路系统中 searching methods for detecting errors (
hardware)。 基于Xilinx Spartan3 FPGA.
初步的想法是先用JTAG 进行readback 来实现error detecting
请问各位有编过readback的有经验的朋友帮忙 具体实现步骤是什么?手头的资料就是
xilinx的xapp452
比如在哪里编程实现readback?或者哪位朋友有没有例子可以给我看看?
我的邮箱 l***********[email protected]
急等回复,谢谢先! |
|
d****o 发帖数: 1112 | 39 that usb interface on your board is for programming. I think it is not conn
ected to the FPGA at all. check out your manual for details.
So you can use it unless you do some white wire work. Xilinx has USB ip for
sale but it is not cheap comparing with your board.
impact |
|
b****y 发帖数: 44 | 40 System design using FPGA |
|
f*****0 发帖数: 489 | 41 where do you think low power FPGA could be useful / competitive? |
|
f*****0 发帖数: 489 | 42
battery powered devices can certainly benefit from low power consumption.
But why fpga? |
|
v**c 发帖数: 112 | 43 Google keywords:
ASIC interview design FPGA
U m8 also wanna check out forums like edacn, and eetop |
|
j****9 发帖数: 2295 | 44 PCB FPGA 混合, RFIC, Anolog IC/mixed signal 这些好像还有些发展前途。 |
|
D*e 发帖数: 5 | 45 ASIC机会越来越少,前端/后端都一样。FPGA好去军工。有机会转mixed-signal.要有
TAPEOUT经验。 |
|
c*******o 发帖数: 62 | 46 求教各位一个算法的实现
用FPGA采集一段信号如图所示,想知道overburst的时间t有多长,
我现在的做法是用min+coeff*(max-min)作阀值来detect transition,
缺点是coeff这个值要不断调试,scdma的信号用0.3,qam的信号用0.1-0.2且效果不好,
不知道有没有更robust的算法能实现 |
|
m****s 发帖数: 402 | 47 现在有gate-level netlist, 要做个功耗评估。不知道FPGA有什么简单的功耗估算软件? |
|
A****e 发帖数: 44 | 48 这个东西应该跟你具体用的芯片有关
FPGA的各大CAD(from Altera, Xilinx, or Mentor Graphics, etc.)应该都可以吧,只
要支持你用的芯片
件? |
|
C*******f 发帖数: 13152 | 49 I called NI and an Indian lady answered my call and she told me they don't
have compiler to compile matlab or c to FPGA. She said I have to program
with LabVIEW.:( Could you please tell me what the IP stands for? I may check
with them again. Thank you! |
|
b***i 发帖数: 3043 | 50 这差太远了,你的控制程序和界面是什么东西?是这个设备的DSP的程序,那么,你的
labview能够生成 一个带内存控制器带中断控制器,带各种接口的DSP出来外加内存?
这个Labview的DSP代码在哪? 你在重新 发明一个轮子?
把c 编译成FPGA?不就是生成一个DSP或者CPU,然后把程序写在内存里吗,这样的程序
和你原来的会不太一样,不如CPU的乘法速度可能不同。
你花这么多时间问还不如买一个DSP,不会超过100美元,而这个编译器至少上千。 |
|