j***u 发帖数: 26 | 1 我作了一个low pass filter (是为了得到input signal的dc voltage), 我用一个
PMOS作bias current, PMOS differential
input pair和NMOS active load作出一个简单的one stage amplifier,然后把ouput接
到negative input端,unity negative feedback,就形成了一个voltage follower。然
后我在output端和gnd间接了一个capacitor.模拟结果给出了output的dc average 和
input dc average有大概10mV的电压差。
可是我同时用NMOS differential pair和PMOS active load作了一个相对应的filter,
模拟结果显示这个output和input的dc average几乎相等,实际测量出的dc offset也得
有10mV多,说明transistor model应该是比较ideal的。
所以使我困惑的是,那个PMOS input pair的filter,为啥模 |
H********o 发帖数: 346 | 2 我觉得,这种原因是可能是因为这种接法,input pair不对称。
Pmos pair来说,左面的正常,右面的变成了diode connected,2管的Vds是一定不一样
的(可能相差还不小)。所以input pair不match,导致有offset。
NMOS跟PMOS pair的差别原因,可能是因为current mirror的PMOS管尺寸小的原因,导
致NMOS pair的output DC BIAS跟input的更接近吧(但是这样可能导致distortion,因
为swing小)?
比较好的解决办法,我会用的,可能就是加一个common source作为次级,这样增益差
不多了,output跟input stage也isolated了。 |
j***u 发帖数: 26 | 3 楼上分析的非常正确,确实是PMOS input pair的vds不同导致的,我不是很明白你说的
“可能就是加一个common source作为次级,这样增益差
不多了,output跟input stage也isolated了。”到底怎么加呀,多谢 |
s*******y 发帖数: 4173 | 4 要注意电压的dc是否都让管子正常工作,
可以考虑把管子的length弄大,这样 gds就很小了。
同时在dc允许的情况下,可以考虑用cascode
来提高输出电阻。
【在 j***u 的大作中提到】 : 楼上分析的非常正确,确实是PMOS input pair的vds不同导致的,我不是很明白你说的 : “可能就是加一个common source作为次级,这样增益差 : 不多了,output跟input stage也isolated了。”到底怎么加呀,多谢
|
c****s 发帖数: 2487 | 5 or dimension M2/M3 so that the Vgs of M3 equals roughly the targeted output
voltage
【在 s*******y 的大作中提到】 : 要注意电压的dc是否都让管子正常工作, : 可以考虑把管子的length弄大,这样 gds就很小了。 : 同时在dc允许的情况下,可以考虑用cascode : 来提高输出电阻。
|
h*******y 发帖数: 896 | 6 tran分析比dc更让人信服一些,你图片的电路看不到具体尺寸,可能有MOS
工作在linear区域了 |
H********o 发帖数: 346 | 7 可以用单NMOS做bias current source,单PMOS做CS放大器。
然后把这个CS的input接到input pair的single end output。
整体作为一个OP-AMP,用相同的接法做filter。
有必要时,可以在output stage加个zero cancellation。
【在 j***u 的大作中提到】 : 楼上分析的非常正确,确实是PMOS input pair的vds不同导致的,我不是很明白你说的 : “可能就是加一个common source作为次级,这样增益差 : 不多了,output跟input stage也isolated了。”到底怎么加呀,多谢
|
j***u 发帖数: 26 | 8 第二个stage好像不能加一个negative gain的CS amplifier了,这样的话output的
feedback就变成了postive feedback。我在第二个stage接了一个source follower,这
样没有改变gain的极性,可是gain会变小。除了加source follower,还有别的简单的
增大gain的方法吗
【在 H********o 的大作中提到】 : 可以用单NMOS做bias current source,单PMOS做CS放大器。 : 然后把这个CS的input接到input pair的single end output。 : 整体作为一个OP-AMP,用相同的接法做filter。 : 有必要时,可以在output stage加个zero cancellation。
|
H********o 发帖数: 346 | 9 由于CS有180度的phase shift,所以加了CS之后,原来的+会变-,-变+
你需要分清这个OP-AMP的输入极性,然后再build你需要的filter |