由买买提看人间百态

boards

本页内容为未名空间相应帖子的节选和存档,一周内的贴子最多显示50字,超过一周显示500字 访问原贴
EE版 - 对于VLSI设计中经常提到的一些性能概念的疑问
相关主题
请教个方向选择的问题吧Re: 用VHDL 写算法
求ece/cs 学校定位用什么画时序图比较方便?
请教关于verilog综合的问题可重构处理器orRFID?
湾区大公司digital IC design招人 最少~3年经验求教: postdoc 方向选择
武汉大学就是牛,IC设计用.NET不知各位做不做得到问一个信号处理的问题
请问关于SoC Architect这个方向高手点解:如何从matlab生成hdl文件?
求Digital IC design的内部推荐请教一个verilog code
请问接受offer之前,如何与HR拖延时间问ME可重构方向
相关话题的讨论汇总
话题: vlsi话题: 概念话题: 理顺话题: 设计话题: 这些
进入EE版参与讨论
1 (共1页)
b*****k
发帖数: 483
1
在VLSI设计时,无论你是系统级还是具体电路实现,我们首先想到的就是:
(1) 功耗,面积,延时。。。也经常有人讲 “要满足功耗约束,面积约束,时序约
束”。
然后VLSI系统和架构的研究人员喜欢用的评价设计的词汇又多了几个:
(2)可扩展性(和并行度有关),可重构性(可灵活度有关),可重用性(和硬件开
销有关) 还有 performance (runtime)。
我是凭着个人的感觉把这些流行词分成这两个层次/角度的,并没有严密的论据和理解
但是
我相信科班出身的VLSI/SoC 的大神,一定能够非常清晰地把这些概念分门别类,以及
他们互相的联系(感觉虽然都可以叫做“性能”,但是完全就是不同层次/维度/角度的
概念)
所以特别希望有经验的大侠们,能高屋建瓴地把这些流行概念给我系统地理顺一下(推
荐书刊也行)。
感激不尽!
t**********r
发帖数: 1497
2
mark



【在 b*****k 的大作中提到】
: 在VLSI设计时,无论你是系统级还是具体电路实现,我们首先想到的就是:
: (1) 功耗,面积,延时。。。也经常有人讲 “要满足功耗约束,面积约束,时序约
: 束”。
: 然后VLSI系统和架构的研究人员喜欢用的评价设计的词汇又多了几个:
: (2)可扩展性(和并行度有关),可重构性(可灵活度有关),可重用性(和硬件开
: 销有关) 还有 performance (runtime)。
: 我是凭着个人的感觉把这些流行词分成这两个层次/角度的,并没有严密的论据和理解
: 但是
: 我相信科班出身的VLSI/SoC 的大神,一定能够非常清晰地把这些概念分门别类,以及
: 他们互相的联系(感觉虽然都可以叫做“性能”,但是完全就是不同层次/维度/角度的

b*****k
发帖数: 483
3
在VLSI设计时,无论你是系统级还是具体电路实现,我们首先想到的就是:
(1) 功耗,面积,延时。。。也经常有人讲 “要满足功耗约束,面积约束,时序约
束”。
然后VLSI系统和架构的研究人员喜欢用的评价设计的词汇又多了几个:
(2)可扩展性(和并行度有关),可重构性(可灵活度有关),可重用性(和硬件开
销有关) 还有 performance (runtime)。
我是凭着个人的感觉把这些流行词分成这两个层次/角度的,并没有严密的论据和理解
但是
我相信科班出身的VLSI/SoC 的大神,一定能够非常清晰地把这些概念分门别类,以及
他们互相的联系(感觉虽然都可以叫做“性能”,但是完全就是不同层次/维度/角度的
概念)
所以特别希望有经验的大侠们,能高屋建瓴地把这些流行概念给我系统地理顺一下(推
荐书刊也行)。
感激不尽!
t**********r
发帖数: 1497
4
mark



【在 b*****k 的大作中提到】
: 在VLSI设计时,无论你是系统级还是具体电路实现,我们首先想到的就是:
: (1) 功耗,面积,延时。。。也经常有人讲 “要满足功耗约束,面积约束,时序约
: 束”。
: 然后VLSI系统和架构的研究人员喜欢用的评价设计的词汇又多了几个:
: (2)可扩展性(和并行度有关),可重构性(可灵活度有关),可重用性(和硬件开
: 销有关) 还有 performance (runtime)。
: 我是凭着个人的感觉把这些流行词分成这两个层次/角度的,并没有严密的论据和理解
: 但是
: 我相信科班出身的VLSI/SoC 的大神,一定能够非常清晰地把这些概念分门别类,以及
: 他们互相的联系(感觉虽然都可以叫做“性能”,但是完全就是不同层次/维度/角度的

S**********e
发帖数: 147
5
“给我理顺一下”,这个词看了不太礼貌。用帮我理顺一下为佳。既然请大侠,那语气
好一点嘛
f*****g
发帖数: 112
6
我估计你是想知道这些,
然后面试的时候可以聊。
可以肯定的是,真正你应聘的时候,不可能问倒你这些问题。
因为这些都和具体的项目设计,市场需求,同时多年的工作经验相关。
比如面积,功耗,完全取决于公司的需求。
可重构性,灵活性,这些都是书本知识,
为什么需要重构,灵活?这些和项目的规划有关。
什么叫时序约束?这个词语可能出自翻译的书本。STA如果没有亲自做,不会有概念。
Timing Closure到多少?这个也和规格设计相关,同样的外部性能,有的芯片能够做到
200M,有的要用400M才能满足。
真正被问到这些问题的时候,一般应该工作时间比较长,已经接触过这些概念了。
对于Fresh的,建议把Verilog设计基本知识搞清楚,以及到时候应聘岗位的相关专业知
识搞清楚应该就差不多了。
t******0
发帖数: 629
7
估计LZ是辽宁的。
从前我有一个辽宁朋友,看我感冒了用纸擦鼻子,就关心地问我“你有病了?”
当是给我雷的。。。后来才知道很多词汇不同地方的人敏感度不一样。。。

【在 S**********e 的大作中提到】
: “给我理顺一下”,这个词看了不太礼貌。用帮我理顺一下为佳。既然请大侠,那语气
: 好一点嘛

b*****k
发帖数: 483
8
有吗?您误会我了。。。
如果我说“帮我理顺一下”,听起来就像 “我其实知道99.99%了,大侠来只是帮了我
一把,contribution不多”。但是我用“给我理顺”一下,就充分体现了我真是不懂,
把这问题完全托付给大侠了。。。
不过,谢谢回复啊。

【在 S**********e 的大作中提到】
: “给我理顺一下”,这个词看了不太礼貌。用帮我理顺一下为佳。既然请大侠,那语气
: 好一点嘛

1 (共1页)
进入EE版参与讨论
相关主题
问ME可重构方向武汉大学就是牛,IC设计用.NET不知各位做不做得到
现在3D重构做到什么程度了请问关于SoC Architect这个方向
写个IC Design的面经吧求Digital IC design的内部推荐
有Qualcomm的么 Asic Design engineer电面 求建议。。请问接受offer之前,如何与HR拖延时间
请教个方向选择的问题吧Re: 用VHDL 写算法
求ece/cs 学校定位用什么画时序图比较方便?
请教关于verilog综合的问题可重构处理器orRFID?
湾区大公司digital IC design招人 最少~3年经验求教: postdoc 方向选择
相关话题的讨论汇总
话题: vlsi话题: 概念话题: 理顺话题: 设计话题: 这些