由买买提看人间百态

topics

全部话题 - 话题: hfss
首页 上页 1 2 (共2页)
r*******i
发帖数: 145
1
来自主题: EE版 - 请教 HFSS基本问题
以前看到好像是这样的!metamaterial的结构复杂了以后,会出现内存不够用的情况,
我就遇到好几次。传说64位的会好些,但是我没试过,也没有专业人士给予肯定的回答
a*******e
发帖数: 62
t*****g
发帖数: 108
3
我有一些,不知道搂主是要什么类型的资料。我这里还有最简单的上手类
q*****q
发帖数: 40
4
我同意, 软件本身不支持电场驱动模式, 但是自己写script太复杂。
另外不知道前辈有没有做过frequency dependent analysis. 我昨天下午尝试用不同频
率的电压驱动材料,但发现求出来的结果在不同频率下都是一样的,这样就和材料有自
共振频率这个物理直觉不符合,不知道大家有没有这样的经验。
如果实在不行,不知还有谁能推荐更加好的软件,比如HFSS?
多谢了
d*b
发帖数: 130
5
1. RF EE Design Engineer:
(1) RF Front End MMIC design experience: Handset Power Amplifier, WiFi/WiMax
Power Amplifier, Low Noise Amplifier, Switch, filter design, Frequency ~
1GHz-10GHz
(2) PCB design experience: PCB design to test PA, LNA, Switch, filter, etc.
(3) Familiar with MMIC design tools, such as Agilent ADS, AWR MWO or AO,
HFSS, SONET, AutoCad, Cadence, etc.
(4) Familiar with Device physics (HBT, PHEMT, Diode, etc.) and Device
Modeling tool, such as Agilent IC-CAP.
(5) Familiar with M
p*****t
发帖数: 966
6
来自主题: EE版 - HFSS help needed
cracked version???
l*****z
发帖数: 2305
7
来自主题: EE版 - HFSS help needed
Depends on how big your problem is.
What's the size of your matrix?
It seems that you don't have a valid license...
m*******2
发帖数: 293
8
来自主题: EE版 - HFSS help needed
同意楼上的 我怀疑没破解好 如果是盗版的话
s*******y
发帖数: 4173
9
来自主题: EE版 - HFSS help needed
I do not have similar problem,
but 1 GB memory is totally enough.
Maybe you should decrease the fequency resolution.
x***y
发帖数: 830
10
来自主题: EE版 - 初入RF,请教大牛

ADS is not good for multilayer sim. HFSS is better. I believe it can
interface
with cadence
IE3D can also do the job but drawing layout in IE3D is a pain in the ass..
You can draw the layout in cadence and export GDS file to IE3D
a******t
发帖数: 75
11
来自主题: EE版 - 初入RF,请教大牛
There is a more powerful EM simulation tool called EMX.
It is more user friendly than HFSS but more accurate than IE3D. Although it
is still 2.5D.

目是
电感
a******t
发帖数: 75
12
来自主题: EE版 - 初入RF,请教大牛
HFSS import GDS比较麻烦,特别是要在HFSS改一些3D的structu
re,非常painful。
EMX的好处是,直接用GDS就可以simulate,不需要import,唯一
的工作是在需要加port的metal edge上放个lable。而且能sim
ulate比较大规模的结构,比方说inductor周围的布线,substra
te, nwell对inductor Q的影响,这些在HFSS里非常难做到。
只要非常小心作layout和EM simulation, 24GHz还是可以
做的。60GHz的电路也在做,何况是24GHz。但是如果有testing s
tructure verify,当然更好。

not
better.
HFSS
efficient
p*****t
发帖数: 966
13
来自主题: EE版 - 初入RF,请教大牛
HFSS可能好些吧 但是速度慢 MODEL设置复杂 还有N多边界条件 如果没设好的话
估计结果也不怎么样
A*******i
发帖数: 31
14
谢谢先前网友的回复,暂时先用ADS仿真,以后使用HFSS(虽然ADS不是很准确)。
请教几个问题:
1、Cadence要进行设计首先要导入foundry的PDK信息(techfile&display文件),但是
ADS要设计电感,要导入什么呢?只要导入Design Kit就行了吗?
2、还有整体的流程是什么?是不是ADS里面绘制一个电路,让ADS自动生成电感的Layou
t,然后以GDS的格式导出来,然后再导入到Cadence,和原来的版图拼接?
3、Cadence能不能直接仿真电感呢?(貌似ADS可以局部优化电感,而Cadence只能仿真
结果)
谢谢!
m***9
发帖数: 298
15
also hfss
l*****z
发帖数: 2305
16
来自主题: EE版 - hfss怎么仿特征阻抗阿?
没记错的话,传输线设置里面有analysis一项。。
可以的话用designer也可以仿
w****j
发帖数: 237
17
来自主题: EE版 - hfss怎么仿特征阻抗阿?
画好传输线后,在它的横截面画上一个waveport,然后在analyze里面选port only就可
以了。因为只算了二维,所以快很多。具体可以看看handbook最后几页~不过算couple
line的even/odd mode要麻烦一点
p*****t
发帖数: 966
18
来自主题: EE版 - hfss怎么仿特征阻抗阿?
1. 直接看port阻抗.
2. 导出S PARAMETERS.用ADS看,或者直接手算.
P******a
发帖数: 121
19
来自主题: EE版 - 请问HFSS和CST的比较
自己顶一下,有经验的同学帮帮忙啊。
b********6
发帖数: 16
20
来自主题: EE版 - 请问HFSS和CST的比较
Obviously CST
w****j
发帖数: 237
21
来自主题: EE版 - 请问HFSS和CST的比较
GUI of these two are very similar, I thought. Easy to use and quick learning
curve~
P******a
发帖数: 121
22
来自主题: EE版 - 请问HFSS和CST的比较
Thank you!
z*****n
发帖数: 7639
23
来自主题: EE版 - A question about HFSS
Improvement of SNR.
s*******y
发帖数: 4173
a******t
发帖数: 75
25
Inductance提取要做EM simulation.
HFSS是一种,还有很多其他tool,比方说EMX.
测等效电阻需要知道电感的Q值。比方说在2.4GHz,1nH的电感在90nm process比较
reasonable的Q值大概在10-15之间,等效并联电阻Rp=Q*2pi*f*L,大约150欧姆左右。
l****n
发帖数: 168
26
来自主题: EE版 - 有人用过feko这个软件么
我们实验室它和hfss一起用。
这个公司什么怎么样?
p*****t
发帖数: 966
27
Circuit: ADS, Cadence, CST, Ansoft etc.
System: ADS maybe, no experience
EM: ADS Momentum, HFSS, Sonnet, Microwave office, CST
Layout:
MCM: Cadence APD
PCB: Mentor Graphics, Cadence Allegro etc..
IC: ADS, or esle
p*****t
发帖数: 966
28
不是加并联接地电阻 还是加个电阻供电压 对RF信号 是交流开路 只是对FET的做法
对于栅分开偏置 估计是每级的偏置,SIZE,匹配都不一样, 这样分开供电,TUNING,
才可以得到最好结果。一起供估计也可以,但是效果肯定不好, 而且你要担心,后级
信号反馈到前级的输入,会出现很多问题。
EM看频率, 简单的ADS MOMENTUM, SONNET都可以跑。几十个G的最好用HFSS吧。看芯片
的样子,估计最多几个G吧。所以MOMENTUM够了。
a****c
发帖数: 46
29
来自主题: EE版 - 请问永磁体仿真
CST,HFSS都行吧
c********n
发帖数: 258
30
来自主题: EE版 - HFSS基本问题一问
多谢,但是从理论上来说,如果仿真的结构就是一段单纯的有损传输线,加上两个
wave port的话,那Port solution给的attenuation constant, 跟用s参数反推出
来的attenuation constant应该是一致的吧,因为wave port物理上代表的的应该
就是跟这段传输线同样截面的半无限长传输线.
我有点奇怪的是我的仿真结果s参数很奇怪,感觉S21跟port solution 里面给的
attenuation constant 对不上,不知道是不是我的边界条件设置不对.
但是现在我也不需要涉及到实际measurement,只需要一个理论计算值就可以,时间也
比较紧,这种情况下我用Port solution里面给的attenuation constant,是不是就可以
作为该段传输线的损耗系数了? 当然我会选取正确的模式的值.

port
roughness
w****j
发帖数: 237
31
来自主题: EE版 - HFSS基本问题一问
如果你的传输线cross section是uniform的话,基本上2D和3D的结果应该很相近。另外
就是不要把wave port的impedance re-normalize 到50ohm。
结果不一样应该和边界条件没有什么关系,因为传输线大部分能量是在ground和signal
conductors之间的;但是和你的waveport设置有关系,具体的GCPW,Stripline,或者
microstrip怎么设置查查manual就可以了。
c********n
发帖数: 258
32
来自主题: EE版 - HFSS基本问题一问
请问这里说的uniform是指什么样的uniform,我的传输线横截面不算标准的coplanar
slot
line, 而是有点变化,这样算不uniform吗?

signal
p*****t
发帖数: 966
33
来自主题: EE版 - HFSS基本问题一问
拿本balanis的书翻一下 matlab写几行程序 不就搞定了么
c********n
发帖数: 258
34
来自主题: EE版 - HFSS基本问题一问
呵呵,我就是发现s 参数反推出来的alpha跟 port solution的值好像对不上阿.
s参数的结果看上去很古怪,所以在犹豫相信哪个?
另外,blanis的书名是啥,能介绍一下吗
l*****z
发帖数: 2305
35
来自主题: EE版 - HFSS基本问题一问
还不如看pozar的...
e*********g
发帖数: 16
36
来自主题: EE版 - HFSS基本问题一问

就是这个意思
c********n
发帖数: 258
37
来自主题: EE版 - HFSS基本问题一问
那这样的话, 我通过看waveport的特征阻抗,alpha, beta值,就应该可以知道air box里
面的传输线的特征阻抗,alpha, beta值了吧.
因为我的传输线是直的,没有什么转弯之类的变化,那跟wave port代表的半无限长的传
输线
应该是一样的吧,
e*********g
发帖数: 16
38
来自主题: EE版 - HFSS基本问题一问
你说的直的传输线应该是可以的
要不你发个模型给我 我帮你看看
e**********[email protected]
e*********g
发帖数: 16
39
来自主题: EE版 - HFSS基本问题一问
我仔细看了一下你说的
还是有一些问题
你仔细看一些你划线的那一段文字
实际上无限长的波导是向外延伸 而不是向你定义airbox的方向
当然只是假设 实际上它就是一个馈源 往内部馈电
o******d
发帖数: 679
40
来自主题: EE版 - 求助:计算电磁转行
RF方面和微波方面自学过传输线和软件比如hfss,cst,ads,但是只是计算不跟测试密切
相关,而且基础还需要加强,不知道这个方面如果继续提高,工作难找吗?
o******d
发帖数: 679
41
来自主题: EE版 - 求助:计算电磁转行
RF方面和微波方面自学过传输线和软件比如hfss,cst,ads,但是只是计算不跟测试密切
相关,而且基础还需要加强,不知道这个方面如果继续提高,工作难找吗?
p*j
发帖数: 15
42
我不懂啊。。。不能看成两个分离的负载吗?
要是balanced来的话 HFSS里面也是设置成二端口的吗
e***7
发帖数: 118
43
来自主题: EE版 - 做signal integrity的请进
本人烂校PhD,方向是signal integrity,老板是美国人,快退休了,一点都不push,
我目前在找signal integrity方向的实习或者full-time,看EE版上很少有人讨论
signal integrity的,想抛砖引玉,请各位大侠都来交流交流。
先抛砖:北美signal integrity方向最牛,出的SI方向的人最多的是哪个学校?我随便一搜,大把大把SI方向的中国人都是U Missouri Rolla 出来的。
欢迎大家讨论Stephen Hall, Eric Bogatin的书,讨论jitter, crosstalk, transmission line, VNA, TDR, HFSS, ADS......
w****j
发帖数: 237
44
来自主题: EE版 - 做signal integrity的请进
signal integrity去做cable,connector的公司好像比较保险,记得去molex参观过,
用几台服务器run HFSS,hehe。
另外,一般的大芯片公司好像也有招的,不过和作天线,电磁干扰诸如此类的在一个组
,好像。
h*******a
发帖数: 184
45
for (quasi)TEM you can write some simple finite difference codes in MATLAB
etc to compute its Z0. this usually works quite well.
or you can simply use commercial EM softwares such as HFSS, CST etc.
m******n
发帖数: 18
46
【 以下文字转载自 HongKong 讨论区 】
发信人: macallan (mesh), 信区: HongKong
标 题: Job Openings (EE engineer/HK)
关键字: job
发信站: BBS 未名空间站 (Thu Jan 13 03:01:06 2011, 美东)
I am looking for 2 EE senior engineers. A government backed company based in
Hong Kong. If interested, please PM me or email your CV to song.he@gmail.
com
Thanks!
• Master degree or above in Electronic Engineering;
• 3+ years relevant working experience (PhD holder with no
experience will also be considered);
• Familiari... 阅读全帖
C********k
发帖数: 84
47
工作地点:Newport Beach, California.
Job Description and Responsibilities:
" DRC/LVS and extraction verification support for SOC and Analog Mixed
Signal Designs
" Write and implement custom DRC/LVS and extraction rules
" Maintain and update physical verification tools and foundry rule
decks
" Support tapeout tasks, assist layout engineers in understanding and
fixing layout errors, run DFM and CMP/Yield Enhancement scripts if
needed.
" Inte... 阅读全帖
h*******y
发帖数: 896
48
If your background matches this position, please send me your resume
(email needed).
===========================
Job Description: RF IC Design Engineering Intern
Job Posting : Feb 4, 2011
Primary Location : US-AZ-Tempe (AZ34)
Job : Intern (technical)
Qualifications:
* Candidate will need to hold a minimum of a MS.
* Direct experience in designing high-power RF transistor internal-
matching networks using LDMOS or GaAs HFET technologies.
* The applicant must have a strong background ... 阅读全帖
h*******y
发帖数: 896
49
send me your resume if your background matches this position very well
========================================
RF IC Design Engineer
Job Posting: Feb 23, 2011
Primary Location: US-AZ-Tempe (AZ34)
Job: RF
Education Level: Master's Degree
Job Type: Experienced
Qualifications
* Candidate will need to hold a minimum of a MS, PhD preferred in
electrical engineering or physics.
* 5 or more years direct experience in designing high-power RF
transistor internal-matching networks using LDMOS or ... 阅读全帖
y******9
发帖数: 606
50
来自主题: EE版 - 我作为外行对IC的理解
碰巧就在lz说的最少的方向,rf电路工作
我觉得工作不算不好找吧,我现在的工作完全不需要编程,当然要用到软件,ADS,
CADENCE,HFSS等,不过这和C编程很不一样
pay的可能比不上cs,不过也还可以,mixed signal design应该pay的更好,我知道一
个fresh master base130K,加股票160k,不在加州,在东部
首页 上页 1 2 (共2页)